GeeksforGeeks

1. Verilog:
Verilog Er En Maskinvare Beskrivelse Språk (HDL). Det er et dataspråk som brukes til å beskrive strukturen og oppførselen til elektroniske kretser. I 1983 Startet Verilog language som et proprietært språk for maskinvaremodellering Hos Gateway Design Automation Inc, og senere ble Det IEEE standard 1364 i 1995 og begynte å bli mer utbredt. Verilog er basert på modul nivå testbench.

2. SystemVerilog :
SystemVerilog Er en kombinasjon av Både Hardware Description Language (HDL) OG Hardware Verification Language (Hvl) og kombinert betegnet SOM HDVL. Det betyr at det beskriver strukturen og oppførselen til elektroniske kretser, så vel som det verifiserer de elektroniske kretsene som er skrevet i Et Maskinvarebeskrivelsesspråk. SystemVerilog fungerer som et supersett Av Verilog med mange utvidelser Til Verilog språk i 2005 og ble IEEE standard 1800 og igjen oppdatert i 2012 SOM IEEE 1800-2012 standard. SystemVerilog er basert på klasse nivå testbench som er mer dynamisk i naturen.

Forskjell Mellom Verilog Og SystemVerilog :

S.No. VERILOG SYSTEMVERILOG
Verilog Er En Hardware Beskrivelse Språk (HDL). SystemVerilog Er en kombinasjon av Både Hardware Description Language (HDL) og Hardware Verification Language (Hvl).
Verilog brukes til å strukturere og modellere elektroniske systemer. SystemVerilog språk brukes til å modellere, designe, simulere, teste og implementere elektronisk system.
den støtter strukturert paradigme. den støtter strukturert og objektorientert paradigme.
Verilog er basert på modul nivå testbench. SystemVerilog er basert på klasse nivå testbench.
det er standardisert som IEEE 1364. det er standardisert som IEEE 1800-2012.
Verilog er påvirket Av C-språk og Fortran programmeringsspråk. SystemVerilog er basert På Verilog, VHDL og c++ programmeringsspråk.
den har filtypen .v eller .vh den har filtypen. sv eller .svh
den støtter Wire og Reg datatype. den støtter ulike datatyper som enum, union, struct, string, class.
Den er basert på hierarki av moduler. Den er basert på klasser.
Det ble startet i 1983 som proprietært språk for maskinvaremodellering. Det var opprinnelig ment som en forlengelse Til Verilog i år 2005.

Artikkel Tags: